利用真值表与卡诺图化简可直截了当的在7段数码显像管里得到结果,见附件!
虚拟仿真设计7段数码管译码电路
由于若设计0-F的电路所需时间与操作性价比不高,故若是设计出A-F则既能达到设计的练习目的又能加以一定量的操作,故在实验中,课题要求改为设计A-F。以下便从思路构想到操作成功作报告。
1.实验思路及设计 因为7段数码管的a-g输入各控制一个数码管,故需要对每一个输入进行译码转换。因此,可根据A-F的数显特征进行卡诺图化简出关于8421输入的表达式。 经过长时间的化简: a= G3G2G0’+ G3G2G1+ G3G1G0’ b= G3G2G1’G0+ G3G2’G1G0’ c= G3G2G1’G0+ G3G2’G1 d= G3G2’G1G0+ G3G2G1’+ G3G2G0’ e= G3G2+ G3G1 f= G3G2G0’+ G3G1 g= G3G1
2.实验操作 故根据上述表达式连接电路图,经实验操作后便得下列结果: A: B: C: D:
E: F:
完整的Word格式文档51黑下载地址:
实验.doc
(1.03 MB, 下载次数: 12)
|