RISC-V简介:
厌倦了当下的计算机芯片的局限性及其相关的知识产权限制,加州大学伯克利的一个研究小组,正在推动一个开源的替代方案。RISC-V指令集架构最初是开发用来帮助大学计算机架构的教学,但是,现在它的开发者想将它变成主流,帮助推动云计算和物联网等发展。
RISC-V 的开发者之一是David Patterson,他也在80年代参与制作了RISC 指令集。主流芯片架构(英特尔和ARM)都受专利保护,而即便付了授权费,指令集也十分复杂,需要很大的工作量才能让其适应具体的工作需求。而RISC-V做到了开源,免除了昂贵的授权费。这个新的指令集叫做RISC-V,“V”包含两层意思,一是这是Berkeley从RISC I开始设计的第五代指令集架构,二是它代表了变化(variation)和向量(vectors)。
产品规格
MCU - SiFive Freedom E310(FE310)32位RV32IMAC处理器@最高320+ MHz(1.61 DMIPS / MHz)
存储 - 128-Mbit SPI闪存(ISSI IS25LP128)
扩展 - 带有JTAG,GPIO,PWM,SPI,UART,5V,3.3V和GND的两个14引脚接头
杂项 - 1个复位按钮,16 MHz晶振
电源 - 通过头上的引脚1 5V; 工作电压:3.3 V和1.8 V
尺寸 - 38 x 18毫米(估计)
许可证 - CERN开放硬件许可证v1.2
电路图:
全部资料51hei下载地址:
源码.zip
(1.82 MB, 下载次数: 23)
|