实验内容 以下实验内容6选1,按照视频和实验原理内容的指导,实现电路的设计和仿真,需要提交设计原理图,仿真波形图(截图贴图)以及简要说明(文本框输入)。 1. 74148是常用的8线-3线优先编码器,用FPGA实现它的逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其所有功能,记录波形并说明仿真结果。 2. 译码器是编码器的逆过程,74138是一种3线-8线译码器。用FPGA实现其逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其所有功能,记录波形并说明仿真结果。 3. 用FPGA实现74139(双2线-4线译码器)的逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其所有功能,记录波形并说明仿真结果。 4. 用FPGA实现74153(双四选一数据选择器)的逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其所有功能,记录波形并说明仿真结果。 5. 用FPGA实现74151(八选一数据选择器)的逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其所有功能,记录波形并说明仿真结果。 6. 用FPGA实现7485(四位数字比较器)的逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其所有功能,记录波形并说明仿真结果 电路功能分析:74138是一种3线-8线译码器,三个输入C,B,A端共有8种状态组合。 000-111共8种,可译出8个信号Y0-Y7。这种译码器有三个使能输入端,当G2A与G2B均为0时,且G1为1,译码器处于工作状态,输出低电平。当译码器被禁止时,输出高电平。 欢迎借鉴!!!
|